Verilog和VHDL
Verilog与VHDL
Verilog和VHDL是硬件描述语言,用于编写电子芯片的程序。这些语言用于不共享计算机基本架构的电子设备。 VHDL是两者中较老的一个,基于Ada和Pascal,因此继承了两种语言的特征。 Verilog是相对较新的,遵循C编程语言的编码方法。
VHDL是一种强类型语言,并且非强类型的脚本无法编译。像VHDL这样的强类型语言不允许使用不同的类混合或操作变量。 Verilog使用弱类型,这与强类型语言相反。另一个区别是区分大小写。 Verilog区分大小写,如果使用的情况与之前的情况不一致,则无法识别变量。另一方面,VHDL不区分大小写,并且用户可以自由更改大小写,只要名称中的字符和顺序保持不变即可。
通常,Verilog比VHDL更容易学习。这部分是由于C编程语言的普及,使大多数程序员熟悉Verilog中使用的约定。 VHDL有点难以学习和编程。
VHDL的优点是具有更多有助于高级建模的结构,并且它反映了被编程设备的实际操作。在编写可能具有许多功能部件的大型复杂系统时,非常需要复杂的数据类型和包。 Verilog没有包的概念,所有编程都必须使用程序员提供的简单数据类型。
最后,Verilog缺乏软件编程语言的库管理。这意味着Verilog不允许程序员将所需的模块放在编译期间调用的单独文件中。 Verilog上的大型项目最终可能会出现在一个庞大且难以跟踪的文件中。
摘要:
1. Verilog基于C,而VHDL基于Pascal和Ada。
2.与Verilog不同,VHDL是强类型的。
3. Ulike VHDL,Verilog区分大小写。
4.与VHDL相比,Verilog更容易学习。
5. Verilog具有非常简单的数据类型,而VHDL允许用户创建更复杂的数据类型。
6. Verilog缺乏像VHDL那样的库管理。